今天优化了FPGA-NAT64的硬件方面的设计, 主要优化了丢包的逻辑。目前在出接口缓冲区满(发生拥塞)时在每个接口的缓冲区入队时分别丢包。设计上其他地方不会因为拥塞而丢包。
测试好用, 解决了之前某些FIFO导致的数据错乱的问题。
此外, 还优化了流水线交给CPU处理分组的条件, 将某些分组(具体而言, 是不进行转换的ICMP分组)转为硬件处理。
注意 - 你可以用以下 HTML tags and attributes: <a href="" title=""> <abbr title=""> <acronym title=""> <b> <blockquote cite=""> <cite> <code> <del datetime=""> <em> <i> <q cite=""> <s> <strike> <strong>
<a href="" title=""> <abbr title=""> <acronym title=""> <b> <blockquote cite=""> <cite> <code> <del datetime=""> <em> <i> <q cite=""> <s> <strike> <strong>
昵称
邮箱
网址
Δ
本文链接:https://twd2.me/archives/13743
发表评论